FS32K116LFT0VLFT ARM-Mikroregiloj - MCU S32K116 32-bita MCU, ARM Cortex-M0+
♠ Produkta Priskribo
Produkta Atributo | Atributa Valoro |
Fabrikisto: | NXP |
Produkta Kategorio: | ARM-Mikroregiloj - MCU |
RoHS: | Detaloj |
Serio: | S32K1xx |
Pakado: | Pleto |
Marko: | NXP-Semikonduktaĵoj |
Humideca Sentema: | Jes |
Produkta Tipo: | ARM-Mikroregiloj - MCU |
Fabrikpakaĵa Kvanto: | 250 |
Subkategorio: | Mikroregiloj - MCU |
Parto # Kaŝnomoj: | 935385261557 |
• Funkciantaj karakterizaĵoj
– Tensio-intervalo: 2,7 V ĝis 5,5 V
– Ĉirkaŭa temperaturo: -40 °C ĝis 105 °C por HSRUN-reĝimo, -40 °C ĝis 150 °C por RUN-reĝimo
• Arm™ Cortex-M4F/M0+ kerno, 32-bita procesoro
– Subtenas ĝis 112 MHz frekvencon (HSRUN-reĝimo) kun 1.25 Dhrystone MIPS po MHz
– Arm Core bazita sur la Armv7 Arkitekturo kaj Thumb®-2 ISA
– Integra Cifereca Signalprocesoro (DSP)
– Agordebla Nestita Vektorigita Interrompa Regilo (NVIC)
– Ununura Preciza Glitkoma Unuo (FPU)
• Horloĝaj interfacoj
– 4 – 40 MHz rapida ekstera oscilatoro (SOSC) kun ĝis 50 MHz DC ekstera kvadrata enira horloĝo en ekstera horloĝreĝimo
– 48 MHz Rapida Interna RC-oscilatoro (FIRC)
– 8 MHz Malrapida Interna RC-oscilatoro (SIRC)
– 128 kHz Malaltpotenca Oscilatoro (LPO)
– Ĝis 112 MHz (HSRUN) Sistemo Fazita Ŝlosa Buklo (SPLL)
– Ĝis 20 MHz TCLK kaj 25 MHz SWD_CLK
– 32 kHz Realtempa Nombrilo ekstera horloĝo (RTC_CLKIN)
• Potenco-administrado
– Malalt-energia kerno Arm Cortex-M4F/M0+ kun bonega energiefikeco
– Regilo por Potenco-Administrado (PMC) kun pluraj potenc-reĝimoj: HSRUN, RUN, STOP, VLPR, kaj VLPS. Noto: CSEc (Sekureco) aŭ EEPROM-skriboj/forigoj aktivigos erarajn flagojn en HSRUN-reĝimo (112 MHz) ĉar ĉi tiu uzo-kazo ne rajtas funkcii samtempe. La aparato devos ŝanĝi al RUN-reĝimo (80 MHz) por efektivigi CSEc (Sekureco) aŭ EEPROM-skribojn/forigojn.
– Horloĝa pordego kaj malalt-energia operacio subtenataj de specifaj flankaparatoj.
• Memoro kaj memoraj interfacoj
– Ĝis 2 MB programa fulmmemoro kun ECC
– 64 KB FlexNVM por datenfulmmemoro kun ECC kaj EEPROM-emulado. Noto: CSEc (Sekureco) aŭ EEPROM-skriboj/forigoj aktivigos erarflagojn en HSRUN-reĝimo (112 MHz) ĉar ĉi tiu uzokazo ne rajtas funkcii samtempe. La aparato devos ŝalti al RUN-reĝimo (80 MHz) por efektivigi CSEc (Sekureco) aŭ EEPROM-skribojn/forigojn.
– Ĝis 256 KB SRAM kun ECC
– Ĝis 4 KB de FlexRAM por uzo kiel SRAM aŭ EEPROM-emulado
– Ĝis 4 KB Kodkaŝmemoro por minimumigi rendimentan efikon de memoraliraj latencoj
– QuadSPI kun subteno por HyperBus™
• Miksitsignala analoga
– Ĝis du 12-bitaj Analog-Ciferecaj Konvertiloj (ADC) kun ĝis 32 kanalaj analogaj enigoj po modulo
– Unu Analoga Komparilo (CMP) kun interna 8-bita Cifereca-Analoga Konvertilo (DAC)
• Sencimiga funkcio
– Seria Drato JTAG Sencimiganta Pordo (SWJ-DP) kombinas
– Sencimigi Gardpunkton kaj Spuri (DWT)
– Instrumentada Spuro Makroĉelo (ITM)
– Testa Porta Interfaca Unuo (TPIU)
– Fulma Peceto kaj Rompopunkto (FPB) Unuo
• Homa-maŝina interfaco (HMI)
– Ĝis 156 GPIO-pingloj kun interrompa funkcio
– Ne-Maskebla Interrompo (NMI)
• Komunikadaj interfacoj
– Ĝis tri moduloj de Malalt-Povuma Universala Asinkrona Ricevilo/Dissendilo (LPUART/LIN) kun DMA-subteno kaj malalt-potenca havebleco
– Ĝis tri moduloj de Malalt-Potenca Seria Periferia Interfaco (LPSPI) kun DMA-subteno kaj malalt-potenca havebleco
– Ĝis du moduloj de Malalt-Potencaj Inter-Integraj Cirkvitoj (LPI2C) kun DMA-subteno kaj malalt-potenca havebleco
– Ĝis tri FlexCAN-moduloj (kun laŭvola CAN-FD-subteno)
– FlexIO-modulo por emulado de komunikaj protokoloj kaj flankaparatoj (UART, I2C, SPI, I2S, LIN, PWM, ktp).
– Ĝis unu 10/100Mbps Eterreto kun subteno por IEEE1588 kaj du moduloj de Sinkrona Aŭdio-Interfaco (SAI).
• Sekureco kaj protekto
– La Kriptografika Servomotoro (CSEc) efektivigas ampleksan aron de kriptografiaj funkcioj kiel priskribite en la Funkcia Specifo SHE (Sekura Aparatara Etendaĵo). Noto: CSEc (Sekureco) aŭ EEPROM-skriboj/forviŝoj ekigos erarajn flagojn en HSRUN-reĝimo (112 MHz) ĉar ĉi tiu uzokazo ne rajtas ekzekuti samtempe. La aparato devos ŝanĝi al RUN-reĝimo (80 MHz) por ekzekuti CSEc (Sekureco) aŭ EEPROM-skribojn/forviŝojn.
– 128-bita Unika Identiga (ID) numero
– Erar-Korekta Kodo (ECC) sur fulmmemoroj kaj SRAM-memoroj
– Sistemmemora Protekta Unuo (SistemMPU)
– Modulo de Cikla Redundanca Kontrolo (CRC)
– Interna gardohundo (WDOG)
– Ekstera gardohunda monitora modulo (EWM)
• Tempigo kaj kontrolo
– Ĝis ok sendependaj 16-bitaj FlexTimers (FTM) moduloj, ofertante ĝis 64 normajn kanalojn (IC/OC/PWM)
– Unu 16-bita Malalt-Energia Tempigilo (LPTMR) kun fleksebla vekiĝa kontrolo
– Du Programeblaj Prokrastaj Blokoj (PDB) kun fleksebla ellasilsistemo
– Unu 32-bita Malalt-Potenca Interrompa Tempigilo (LPIT) kun 4 kanaloj
– 32-bita realtempa nombrilo (RTC)
• Pakaĵo
– 32-pingla QFN, 48-pingla LQFP, 64-pingla LQFP, 100-pingla LQFP, 100-pingla MAPBGA, 144-pingla LQFP, 176-pingla LQFP pakaĵaj opcioj
• 16-kanala DMA kun ĝis 63 petofontoj uzante DMAMUX