PIC18F26K83-I/SS 8bit Mikroregiloj MCU 12BIT ADC2 64KB Flash 4KB RAM
♠ Produkta Priskribo
Produkta Atributo | Atributa Valoro |
Fabrikisto: | Mikroĉipo |
Produkta Kategorio: | 8-bitaj Mikroregiloj - MCU |
RoHS: | Detaloj |
Serio: | PIC18(L)F2xK83 |
Monta Stilo: | SMD/SMT |
Pako/Kazo: | SSOP-28 |
Kerno: | BILDO18 |
Programa Memorgrandeco: | 64 kB |
Larĝo de Datuma Buso: | 8 bitoj |
ADC Rezolucio: | 12 bitoj |
Maksimuma Horloĝa Frekvenco: | 64 MHz |
Nombro da I/Oj: | 25 I/O |
Datuma RAM Grandeco: | 4 kB |
Provizo-tensio - Min: | 2.3 V |
Proviza Tensio - Maksimuma: | 5,5 V |
Minimuma Operacia Temperaturo: | - 40 C |
Maksimuma Funkcia Temperaturo: | + 85 C |
Pakado: | Tubo |
Marko: | Microchip Technology / Atmel |
DAC-Rezolucio: | 5 bitoj |
Tipo de Datuma RAM: | SRAM |
Datuma ROM Grandeco: | 1024 B |
Tipo de Datuma ROM: | EEPROM |
Interfaco Tipo: | CAN, I2C, LIN, SPI, UART |
Sentema al humideco: | Jes |
Nombro de ADC-Kanaloj: | 24 Kanalo |
Produkto: | MCU |
Produkta Tipo: | 8-bitaj Mikroregiloj - MCU |
Tipo de Programa Memoro: | Ekbrilo |
Fabrika Pako Kvanto: | 47 |
Subkategorio: | Mikroregiloj - MCU |
Komercnomo: | PIC |
Gardhundaj Temporiziloj: | Watchdog Timer, Fenestra |
Unueca pezo: | 0.024671 oz |
♠ 28-Stiftaj, Malaltpotencaj, Alt-Efikecaj Mikroregiloj kun CAN Teknologio
La PIC18(L)FXXK83 estas plenefika CAN-produkta familio, kiu povas esti uzata en aŭtomobilaj kaj industriaj aplikoj.La amaso da komunikadaj periferioj trovitaj sur la produkta familio, kiel CAN, SPI, du I2C, du UART, LIN, DMX kaj DALI povas pritrakti larĝan gamon de kablaj kaj sendrataj (uzante eksterajn modulojn) komunikajn protokolojn por inteligentaj aplikoj.Ĉi tiu familio inkluzivas 12-bitan ADC kun Komputado (ADC2) etendaĵoj por aŭtomatigita signalanalizo por redukti la kompleksecon de la aplikaĵo.Ĉi tio, kombinita kun la integraj kapabloj de Core Independent Peripherals, ebligas funkciojn por motorregado, elektroprovizo, sensilo, signalo kaj uzantinterfaco-aplikoj.
• C Kompililo Optimigita RISC-Arkitekturo
• Operacia Rapido:
- Funkciado de la horloĝo de ĝis 64 MHz
- 62.5 ns minimuma instrua ciklo
• Du Regiloj de Rekta Memoraliro (DMA):
- Transdono de datumoj al SFR/GPR-spacoj deĉu Programo Flash Memoro, DatumojEEPROM aŭ SFR/GPR-spacoj
- Uzant-programebla fonto kaj celograndecoj
- Datumoj de aparataro kaj programarotranslokigoj
• Sistemo Busa Arbitro kun Uzanto-AgordeblaPrioritatoj por Skanilo kaj DMA1/DMA2 kunrespekto al la ĉeflinio kaj interrompi ekzekuton
• Vektorita Interrompa Kapablo:
- Elektebla alta/malalta prioritato
- Fiksa interrompa latenco
- Programebla vektora tabelbaza adreso
• 31-nivela Profunda Aparataro-Stako
• Malalt-Kura Ekfunkciigo Restarigi (POR)
• Agordebla ŝaltilo (PWRT)
• Bruniĝo-Elstarigita (BOR)
• Malalt-Potenca BOR (LPBOR) Opcio
• Fenestra Gardhundo-Temigilo (WWDT):
- Varia elekto de antaŭskalilo
- Elekto de ŝanĝiĝema fenestra grandeco
- Agordebla en aparataro aŭ programaro