S9S12G128AMLH 16bitaj Mikroregiloj MCU 16BITA 128K FULMO
♠ Produkta Priskribo
Produkta Atributo | Atributa Valoro |
Fabrikisto: | NXP |
Produkta Kategorio: | 16-bitaj mikroregiloj - MCU |
RoHS: | Detaloj |
Serio: | S12G |
Munta Stilo: | SMD/SMT |
Pakaĵo / Kazo: | LQFP-64 |
Kerno: | S12 |
Programmemora Grandeco: | 128 kilobajtoj |
Larĝo de Datenbuso: | 16 bitoj |
ADC-Rezolucio: | 10 bitoj |
Maksimuma Horloĝa Frekvenco: | 25 MHz |
Nombro de enigoj/eligoj: | 54 Enigo/Eligo |
Grandeco de datuma RAM: | 8 kB |
Proviza Tensio - Min: | 3.15 V |
Proviza Tensio - Maks: | 5.5 V |
Minimuma Funkciiga Temperaturo: | - 40 °C |
Maksimuma Funkciiga Temperaturo: | + 125 °C |
Pakado: | Pleto |
Analoga proviza tensio: | 5 V |
Marko: | NXP-Semikonduktaĵoj |
Tipo de datummemorilo: | RAM |
Datuma ROM-grandeco: | 4 kB |
Tipo de datummemorilo: | EEPROM |
Interfaca Tipo: | SCI, SPI |
Humideca Sentema: | Jes |
Nombro de ADC-Kanaloj: | 12 Kanalo |
Produkto: | MCU |
Produkta Tipo: | 16-bitaj mikroregiloj - MCU |
Programmemora Tipo: | Fulmo |
Fabrikpakaĵa Kvanto: | 800 |
Subkategorio: | Mikroregiloj - MCU |
Gardhundaj Tempigiloj: | Gardhunda Tempigilo |
Parto # Kaŝnomoj: | 935353877557 |
Unuopezo: | 0.012224 uncoj |
♠ MC9S12G Familia Referenca Manlibro
La MC9S12G-familio estas optimumigita, aŭtomobila, 16-bita mikroregila produktserio fokusita al malaltkostaj, alt-efikecaj kaj malalta nombro da pinglosistemoj. Ĉi tiu familio celas ponti inter altkvalitaj 8-bitaj mikroregiloj kaj alt-efikecaj 16-bitaj mikroregiloj, kiel ekzemple la MC9S12XS-familio. La MC9S12G-familio celas ĝeneralajn aŭtomobilajn aplikojn postulantajn CAN aŭ LIN/J2602 komunikadon. Tipaj ekzemploj de ĉi tiuj aplikoj inkluzivas karoserioregilojn, okupantodetekton, pordomodulojn, sidlokregilojn, RKE-ricevilojn, inteligentajn aktuatorojn, lumigajn modulojn kaj inteligentajn konektskatolojn.
La familio MC9S12G uzas multajn el la samaj funkcioj trovitaj en la familioj MC9S12XS kaj MC9S12P, inkluzive de erarkorekta kodo (ECC) sur fulmmemoro, rapida analog-cifereca konvertilo (ADC) kaj frekvencmodulita fazŝlosita buklo (IPLL) kiu plibonigas la EMC-rendimenton.
La MC9S12G-familio estas optimumigita por pli malgrandaj programmemoraj grandecoj ĝis 16k. Por simpligi la uzon de la kliento, ĝi havas EEPROM kun malgranda sektoro por forviŝi, kiu estas 4 bajtoj.
La familio MC9S12G liveras ĉiujn avantaĝojn kaj efikecojn de 16-bita mikrokontrolilo (MCU), samtempe konservante la avantaĝojn rilate al malalta kosto, energikonsumo, elektromagneta kongruo (EMC), kaj kodgrandeca efikeco, kiujn nuntempe ĝuas uzantoj de la ekzistantaj 8-bitaj kaj 16-bitaj MCU-familioj de NXP. Simile al la familio MC9S12XS, la familio MC9S12G funkciigas 16-bitajn larĝajn alirojn sen atendostatoj por ĉiuj flankaparatoj kaj memoroj. La familio MC9S12G estas havebla en pakaĵaj opcioj kiel 100-pingla LQFP, 64-pingla LQFP, 48-pingla LQFP/QFN, 32-pingla LQFP kaj 20-pingla TSSOP, kaj celas maksimumigi la kvanton da funkcioj, precipe por la pakaĵoj kun malpli da pingloj. Aldone al la en/eligo-pordoj haveblaj en ĉiu modulo, pliaj en/eligo-pordoj estas haveblaj kun interrompa kapablo, kiu permesas vekiĝon el halta aŭ atendoreĝimoj.
Ĉip-nivelaj Trajtoj
Surĉipaj moduloj haveblaj ene de la familio inkluzivas la jenajn funkciojn:
• S12 CPU-kerno
• Ĝis 240 Kbajtoj surĉipa fulmmemoro kun ECC
• Ĝis 4 Kbajtoj EEPROM kun ECC
• Ĝis 11 Kbajtoj surĉipa SRAM
• Fazŝlosita buklo (IPLL) frekvencmultiplikilo kun interna filtrilo
• 4–16 MHz amplitude kontrolita Pierce-oscilatoro
• 1 MHz interna RC-oscilatoro
• Tempmezurila modulo (TIM) subtenanta ĝis ok kanalojn, kiuj provizas gamon da16-bita eniga kapto,funkcioj de komparo de eligoj, nombrilo kaj pulsa akumulilo
• Pulslarĝa modulado (PWM) modulo kun ĝis ok x 8-bitaj kanaloj
• Ĝis 16-kanala, 10- aŭ 12-bita rezolucio sinsekva aproksimado analog-cifereca konvertilo(ADC)
• Ĝis du 8-bitaj ciferecaj-analogaj konvertiloj (DAC)
• Ĝis unu 5V analoga komparilo (ACMP)
• Ĝis tri seriaj periferiaj interfacaj (SPI) moduloj
• Ĝis tri seriaj komunikadaj interfacaj (SCI) moduloj subtenantaj LIN-komunikadojn
• Ĝis unu mult-skalebla regila areo-reto (MSCAN) modulo (subtenanta CAN-protokolon)2.0A/B)
• Enĉipa tensioreguligilo (VREG) por reguligo de eniga provizo kaj ĉiuj internaj tensioj
• Aŭtonoma perioda interrompo (API)
• Precize fiksita tensioreferenco por ADC-konvertoj
• Laŭvola referenca tensio-atenuilo-modulo por pliigi la precizecon de ADC