SPC560B50L1C6E0X 32bit Mikroregiloj Potenca Arkitekturo MCU por Aŭtomobila Korpo kaj Enirejo Aplikoj
♠ Produkta Priskribo
Produkta Atributo | Atributa Valoro |
Fabrikisto: | STMicroelectronics |
Produkta Kategorio: | 32-bitaj Mikroregiloj - MCU |
RoHS: | Detaloj |
Serio: | SPC560B50L1 |
Monta Stilo: | SMD/SMT |
Pako/Kazo: | LQFP-64 |
Kerno: | e200z0h |
Programa Memorgrandeco: | 512 kB |
Datuma RAM Grandeco: | 32 kB |
Larĝo de Datuma Buso: | 32 bitoj |
ADC Rezolucio: | 10 bitoj |
Maksimuma Horloĝa Frekvenco: | 64 MHz |
Nombro da I/Oj: | 45 I/O |
Provizo-tensio - Min: | 3 V |
Proviza Tensio - Maksimuma: | 5,5 V |
Minimuma Operacia Temperaturo: | - 40 C |
Maksimuma Funkcia Temperaturo: | + 125 C |
Kvalifiko: | AEC-Q100 |
Pakado: | Bobeno |
Pakado: | Tranĉi Bendon |
Marko: | STMicroelectronics |
Tipo de Datuma RAM: | SRAM |
Tipo de Datuma ROM: | EEPROM |
Interfaco Tipo: | POVAS, I2C, SCI, SPI |
Sentema al humideco: | Jes |
Nombro de ADC-Kanaloj: | 12 Kanalo |
Serio de procesoroj: | SPC560B |
Produkto: | MCU |
Produkta Tipo: | 32-bitaj Mikroregiloj - MCU |
Tipo de Programa Memoro: | Ekbrilo |
Fabrika Pako Kvanto: | 1000 |
Subkategorio: | Mikroregiloj - MCU |
Gardhundaj Temporiziloj: | Gardhundo Tempigilo |
Unueca pezo: | 0.012335 oz |
♠ 32-bita MCU-familio konstruita sur Power Architecture® por aŭtomobilaj elektronikaj aplikoj
La SPC560B40x/50x kaj SPC560C40x/50x estas familio de venontgeneraciaj mikroregiloj konstruitaj sur la Power Architecture enigita kategorio.
La SPC560B40x/50x kaj SPC560C40x/50x familio de 32-bitaj mikroregiloj estas la plej nova atingo en integraj aŭtomobilaj aplikaĵregiloj.Ĝi apartenas al vastiĝanta familio de aŭt-fokusitaj produktoj dizajnitaj por trakti la sekvan ondon de korpaj elektronikaj aplikoj ene de la veturilo.La progresinta kaj kostefika gastiga procesoro-kerno de ĉi tiu aŭtomobila regilo-familio konformas al la enigita kategorio de Power Architecture kaj nur efektivigas la APU VLE (ŝanĝebla-longan kodigon), provizante plibonigitan kodan densecon.Ĝi funkcias kun rapidoj de ĝis 64 MHz kaj ofertas alt-efikan pretigon optimumigitan por malalta energikonsumo.Ĝi profitas de la disponebla disvolva infrastrukturo de nunaj Power Architecture-aparatoj kaj estas subtenata per programaraj ŝoforoj, operaciumoj kaj agorda kodo por helpi kun realigoj de uzantoj.
Alt-efikeca 64 MHz e200z0h CPU
- 32-bita Power Architecture®-teknologio
- Operacio de ĝis 60 DMIPoj
- Varialonga kodado (VLE)
Memoro
– Ĝis 512 KB Koda Flash kun ECC
– 64 KB Datum-Fulmo kun ECC
- Ĝis 48 KB SRAM kun ECC
- 8-enira memorprotekta unuo (MPU)
Interrompoj
– 16 prioritataj niveloj
- Nemaskebla interrompo (NMI)
– Ĝis 34 eksteraj interrompoj inkl.18 veklinioj
GPIO: 45 (LQFP64), 75 (LQFP100), 123 (LQFP144)
Temporizaj unuoj
- 6-kanalaj 32-bitaj periodaj interrompaj tempigiloj
- 4-kanala 32-bita sistema tempigilo-modulo
- Programaro gardohundo tempigilo
- Temporigilo en realtempa horloĝo
16-bita nombrilo temp-ekigita I/Os
- Ĝis 56 kanaloj kun PWM/MC/IC/OC
- ADC-diagnozo per CTU
Komunika interfaco
- Ĝis 6 FlexCAN-interfacoj (2.0B aktivaj) kun 64-mesaĝoj objektoj ĉiu
- Ĝis 4 LINFlex/UART
– 3 DSPI / I2C
Ununura provizo de 5 V aŭ 3,3 V
10-bita analog-al-cifereca konvertilo (ADC) kun ĝis 36 kanaloj
- Etendebla al 64 kanaloj per ekstera multipleksado
– Individuaj konvertaj registroj
- Kruco-eksiga unuo (CTU)
Dediĉita diagnoza modulo por lumigado
- Altnivela PWM-generacio
– Tempe ekigita diagnozo
- PWM-sinkronigitaj ADC-mezuradoj
Generacio de horloĝo
- 4 ĝis 16 MHz rapida ekstera kristala oscilatoro (FXOSC)
- 32 kHz malrapida ekstera kristala oscilatoro (SXOSC)
- 16 MHz rapida interna RC-oscilatoro (FIRC)
- 128 kHz malrapida interna RC-oscilatoro (SIRC)
– FMPLL kontrolita de programaro
- Horloĝa monitora unuo (CMU)
Elĉerpa sencimiga kapablo
- Nexus1 en ĉiuj aparatoj
- Nexus2+ havebla sur emulada pako (LBGA208)
Malaltpotencaj kapabloj
- Ultra-malalta potenco standby kun RTC, SRAM kaj CAN monitorado
- Rapidaj vekiĝskemoj
Funkcia temperaturo.intervalo ĝis -40 ĝis 125 °C