STM32F205RET6TR ARM Mikroregiloj - MCU Hi-perf ARM Cortex M3 MCU 512Kb
♠ Produkta Priskribo
Produkta Atributo | Atributa Valoro |
Fabrikisto: | STMicroelectronics |
Produkta Kategorio: | ARM Mikroregiloj - MCU |
RoHS: | Detaloj |
Serio: | STM32F205RE |
Monta Stilo: | SMD/SMT |
Pako/Kazo: | LQFP-64 |
Kerno: | ARM Cortex M3 |
Programa Memorgrandeco: | 512 kB |
Larĝo de Datuma Buso: | 32 bitoj |
ADC Rezolucio: | 12 bitoj |
Maksimuma Horloĝa Frekvenco: | 120 MHz |
Nombro da I/Oj: | 51 I/O |
Datuma RAM Grandeco: | 128 kB |
Provizo-tensio - Min: | 1.8 V |
Proviza Tensio - Maksimuma: | 3.6 V |
Minimuma Operacia Temperaturo: | - 40 C |
Maksimuma Funkcia Temperaturo: | + 85 C |
Pakado: | Bobeno |
Pakado: | Tranĉi Bendon |
Pakado: | MouseReel |
Marko: | STMicroelectronics |
Tipo de Datuma RAM: | SRAM |
Datuma ROM Grandeco: | 512 B |
Sentema al humideco: | Jes |
Serio de procesoroj: | ARM Cortex M |
Produkta Tipo: | ARM Mikroregiloj - MCU |
Tipo de Programa Memoro: | Ekbrilo |
Fabrika Pako Kvanto: | 1000 |
Subkategorio: | Mikroregiloj - MCU |
Komercnomo: | STM32 |
Unueca pezo: | 0.012088 oz |
♠ Arm®-bazita 32-bita MCU, 150 DMIP, ĝis 1 MB Flash/128+4KB RAM, USB OTG HS/FS, Ethernet, 17 TIM, 3 ADC, 15 kom.interfacoj kaj fotilo
La familio STM32F20x baziĝas sur la alt-efikeca Arm® Cortex®-M3 32-bita RISC-kerno funkcianta kun ofteco de ĝis 120 MHz.La familio asimilas altrapidajn enkonstruitajn memorojn (Flash-memoro ĝis 1 Mbajto, ĝis 128 Kbajtoj de sistema SRAM), ĝis 4 Kbajtoj da rezerva SRAM, kaj ampleksa gamo da plibonigitaj I/Oj kaj ekstercentraj ligitaj al du APB-busoj, tri AHB-busoj kaj 32-bita multi-AHB-busmatrico.
La aparatoj ankaŭ prezentas adaptan realtempan memorakcelilon (ART Accelerator™), kiu ebligas atingi rendimenton ekvivalentan al 0 atendŝtata ekzekuto de programo de Flash-memoro ĉe CPU-frekvenco ĝis 120 MHz.Ĉi tiu agado estis validigita per la CoreMark® komparnormo.
■ Kerno: Arm® 32-bita Cortex®-M3 CPU (120 MHz maksimumo) kun Adaptiva realtempa akcelilo (ART Accelerator™) permesante 0-atendajn ŝtatekzekutajn agadon de Flash-memoro, MPU, 150 DMIPS/1.25 DMIPS/MHz ( Dhrystone 2.1)
■ Memoroj
- Ĝis 1 Mbajto de Flash-memoro
– 512 bajtoj da OTP-memoro
– Ĝis 128 + 4 Kbajtoj de SRAM
- Fleksebla statika memorregilo kiu subtenas Compact Flash, SRAM, PSRAM, NOR kaj NAND-memorojn
- LCD paralela interfaco, 8080/6800 reĝimoj
■ Horloĝo, rekomencigita kaj provizo-administrado
– De 1,8 ĝis 3,6 V aplikaĵprovizo + I/Os
– POR, PDR, PVD kaj BOR
– 4 ĝis 26 MHz-kristala oscilatoro
- Interna 16 MHz fabrik-tondita RC
– 32 kHz-oscilatoro por RTC kun kalibrado
- Interna 32 kHz RC kun kalibrado
■ Malaltpotencaj reĝimoj
- Reĝimoj Dormo, Halto kaj Standby
- VBAT-provizo por RTC, 20 × 32 bitaj rezervaj registroj, kaj laŭvola 4 Kbajta rezerva SRAM
■ 3 × 12-bitoj, 0,5 µs ADCoj kun ĝis 24 kanaloj kaj ĝis 6 MSPS en triobla interplektita reĝimo
■ 2 × 12-bitaj D/A-transformiloj
■ Ĝenerala celo DMA: 16-flua regilo kun centralizitaj FIFO-oj kaj eksploda subteno
■ Ĝis 17 temporiziloj
- Ĝis dek du 16-bitaj kaj du 32-bitaj tempigiloj, ĝis 120 MHz, ĉiu kun ĝis kvar IC/OC/PWM aŭ pulskalkulilo kaj kvadratura (pliiga) kodigilo-enigo
■ Sencimiga reĝimo: Seria drata sencimigo (SWD), JTAG kaj Cortex®-M3 Embedded Trace Macrocell™
■ Ĝis 140 I/O-havenoj kun interrompa kapableco:
- Ĝis 136 rapidaj I/Oj ĝis 60 MHz
– Ĝis 138 5 V-toleremaj I/O-oj
■ Ĝis 15 komunikaj interfacoj
- Ĝis tri I2C-interfacoj (SMBus/PMBus)
- Ĝis kvar USART-oj kaj du UART-oj (7.5 Mbit/s, ISO 7816-interfaco, LIN, IrDA, modema kontrolo)
- Ĝis tri SPI-oj (30 Mbit/s), du kun muksita I2S por atingi aŭdklasan precizecon per audio PLL aŭ ekstera PLL
- 2 × CAN-interfacoj (2.0B Aktivaj)
- Interfaco SDIO
■ Altnivela konektebleco
- USB 2.0 plenrapida aparato/gastiganto/OTG-regilo kun sur-blato PHY
- USB 2.0 altrapida/plenrapida aparato/gastiganto/OTG-regilo kun dediĉita DMA, sur-blata plenrapida PHY kaj ULPI
- 10/100 Ethernet MAC kun dediĉita DMA: subtenas IEEE 1588v2 aparataron, MII/RMII
■ 8- ĝis 14-bita paralela fotilinterfaco (48 Mbajtoj/s maksimume)
■ CRC-kalkulunuo
■ 96-bita unika identigilo