STM32H723ZET6 ARM Mikroregiloj - MCU Alt-efikeco & DSP DP-FPU, Arm Cortex-M7 MCU 512 Kbajtoj Flash, 564 Kbajtoj RA
♠ Produkta Priskribo
Produkta Atributo | Atributa Valoro |
Fabrikisto: | STMicroelectronics |
Produkta Kategorio: | ARM Mikroregiloj - MCU |
RoHS: | Detaloj |
Serio: | STM32 |
Pakado: | Pleto |
Marko: | STMicroelectronics |
Sentema al humideco: | Jes |
Produkta Tipo: | ARM Mikroregiloj - MCU |
Fabrika Pako Kvanto: | 360 |
Subkategorio: | Mikroregiloj - MCU |
Komercnomo: | STM32 |
♠ Arm® Cortex®-M7 32-bita 550 MHz MCU, ĝis 1 MB Flash, 564 KB RAM, Ethernet, USB, 3x FD-CAN, Grafikoj, 2x 16-bitaj ADC-oj
STM32H723xE/G-aparatoj baziĝas sur la alt-efikeca Arm® Cortex®-M7 32-bita RISC-kerno funkcianta ĝis 550 MHz.La kerno Cortex® -M7 havas glitkoman unuon (FPU) kiu subtenas Arm® duoblan precizecon (IEEE 754 konforme) kaj unuprecizeca datumtraktado instrukcioj kaj datumtipoj.La kerno Cortex -M7 inkluzivas 32 Kbajtojn da instrukaŝmemoro kaj 32 Kbajtojn da datuma kaŝmemoro.STM32H723xE/G-aparatoj subtenas plenan aron de DSP-instrukcioj kaj memorprotektan unuon (MPU) por plibonigi aplikaĵan sekurecon.
STM32H723xE/G-aparatoj asimilas altrapidajn enkonstruitajn memorojn kun ĝis 1 Mbajto de Flash-memoro, ĝis 564 Kbajtoj da RAM (inkluzive de 192 Kbajtoj kiuj povas esti dividitaj inter ITCM kaj AXI, kaj plie 64 Kbajtoj ekskluzive ITCM, kaj plie 128 Kbajtoj ekskluzive AXI, 128 Kbajtoj DTCM, 48 Kbajtoj AHB kaj 4 Kbajtoj da rezerva RAM), same kiel ampleksa gamo de plifortigitaj I/Oj kaj flankaparatoj ligitaj al APB-busoj, AHB-busoj, 2x32-bita multi-AHB-busmatrico kaj plurtavola AXI-interkonekto. apogante internan kaj eksteran memoraliron.Por plibonigi aplikaĵan fortikecon, ĉiuj memoroj havas erarkodan korekton (unu erarkorektado, du erardetektoj).
Kerno
• 32-bita Arm® Cortex®-M7 CPU kun DP-FPU, L1 kaŝmemoro: 32-Kbajta datumkaŝmemoro kaj 32-Kbajta instrukaĵkaŝmemoro permesanta 0-atendan ŝtatan ekzekuton de enigita Flash-memoro kaj eksteraj memoroj, ofteco ĝis 550 MHz, MPU, 1177 DMIPS/2.14 DMIPS/MHz (Dhrystone 2.1), kaj DSP-instrukcioj
Memoroj
• Ĝis 1 Mbajto de enigita Flash-memoro kun ECC
• SRAM: entute 564 Kbajtoj ĉiuj kun ECC, inkluzive de 128 Kbajtoj da datumo TCM RAM por kritika realtempaj datumoj + 432 Kbajtoj da sistema RAM (ĝis 256 Kbajtoj povas remap sur instrukcio TCM RAM por kritika realtempa instrukcio) + 4 Kbajtoj da rezerva SRAM (havebla en la plej malalt-potencaj reĝimoj)
• Fleksebla ekstera memorregilo kun ĝis 16-bita datumbuso: SRAM, PSRAM, SDRAM/LPSDR SDRAM, memoroj NOR/NAND
• 2 x Octo-SPI-interfaco kun XiP
• 2 x SD/SDIO/MMC-interfaco
• Bootloader
Grafikoj
• Chrom-ART Accelerator grafika aparatara akcelilo ebligante plibonigitan grafikan uzantinterfacon redukti CPU-ŝarĝon
• LCD-TFT-regilo subtenanta ĝis XGA-rezolucio
Administrado de horloĝo, restarigo kaj provizo
• 1,62 V ĝis 3,6 V aplikaĵprovizo kaj I/O
• POR, PDR, PVD kaj BOR
• Dediĉita USB-potenco
• Enigita LDO-reguligilo
• Internaj oscilatoroj: 64 MHz HSI, 48 MHz HSI48, 4 MHz CSI, 32 kHz LSI
• Eksteraj oscilatoroj: 4-50 MHz HSE, 32.768 kHz LSE
Malalta potenco
• Sleep, Halti kaj Standby reĝimoj
• VBAT-provizo por RTC, 32×32-bitaj rezervaj registroj
Analoga
• 2×16-bita ADC, ĝis 3.6 MSPS en 16-bita: ĝis 18 kanaloj kaj 7.2 MSPS en duoble interplektita reĝimo
• 1 x 12-bita ADC, ĝis 5 MSPS en 12-bita, ĝis 12 kanaloj
• 2 x kompariloj
• 2 x operacia amplifilo GBW = 8 MHz
• 2× 12-bit D/A konvertiloj