STM32H723ZET6 ARM-Mikroregiloj - MCU Alt-efikeca & DSP DP-FPU, Arm Cortex-M7 MCU 512 Kbajtoj da Fulmo, 564 Kbajtoj da RA
♠ Produkta Priskribo
Produkta Atributo | Atributa Valoro |
Fabrikisto: | STMicroelectronics |
Produkta Kategorio: | ARM-Mikroregiloj - MCU |
RoHS: | Detaloj |
Serio: | STM32 |
Pakado: | Pleto |
Marko: | STMicroelectronics |
Humideca Sentema: | Jes |
Produkta Tipo: | ARM-Mikroregiloj - MCU |
Fabrikpakaĵa Kvanto: | 360 |
Subkategorio: | Mikroregiloj - MCU |
Varnomo: | STM32 |
♠ Arm® Cortex®-M7 32-bita 550 MHz mikroregilo, ĝis 1 MB fulmmemoro, 564 KB RAM, Eterreto, USB, 3x FD-CAN, grafikaĵoj, 2x 16-bitaj ADC-oj
Aparatoj STM32H723xE/G baziĝas sur la alt-efikeca 32-bita RISC-kerno Arm® Cortex®-M7, funkcianta ĝis 550 MHz. La kerno Cortex®-M7 havas glitkoman unuon (FPU), kiu subtenas Arm® duoble-precizajn (IEEE 754-konformajn) kaj unu-precizajn datumprilaborajn instrukciojn kaj datumtipojn. La kerno Cortex-M7 inkluzivas 32 Kbajtojn da instrukcia kaŝmemoro kaj 32 Kbajtojn da datumkaŝmemoro. Aparatoj STM32H723xE/G subtenas kompletan aron de DSP-instrukcioj kaj memoran protektan unuon (MPU) por plibonigi aplikaĵan sekurecon.
Aparatoj STM32H723xE/G inkluzivas altrapidajn enigitajn memorojn kun ĝis 1 Mbajto da fulmmemoro, ĝis 564 Kbajtoj da RAM (inkluzive de 192 Kbajtoj, kiujn oni povas dividi inter ITCM kaj AXI, plus 64 Kbajtoj ekskluzive por ITCM, plus 128 Kbajtoj ekskluzive por AXI, 128 Kbajtoj por DTCM, 48 Kbajtoj por AHB kaj 4 Kbajtoj da rezerva RAM), kaj ankaŭ ampleksan gamon da plibonigitaj enigoj/eligoj kaj flankaparatoj konektitaj al APB-busoj, AHB-busoj, 2x32-bita plur-AHB-busa matrico kaj plurtavola AXI-interkonekto subtenanta internan kaj eksteran memoraliron. Por plibonigi aplikaĵan fortikecon, ĉiuj memoroj havas korekton de erarkodoj (unu erarkorekto, du erardetektoj).
Kerno
• 32-bita Arm® Cortex®-M7 CPU kun DP-FPU, L1-kaŝmemoro: 32-Kbajta datumkaŝmemoro kaj 32-Kbajta instrukcia kaŝmemoro permesanta plenumon je 0-atendo el enigita fulmmemoro kaj eksteraj memoroj, frekvenco ĝis 550 MHz, MPU, 1177 DMIPS/2.14 DMIPS/MHz (Dhrystone 2.1), kaj DSP-instrukcioj
Memoroj
• Ĝis 1 Mbajto da enigita fulmmemoro kun ECC
• SRAM: entute 564 Kbajtoj ĉiuj kun ECC, inkluzive de 128 Kbajtoj da datumoj TCM RAM por kritikaj realtempaj datumoj + 432 Kbajtoj da sistema RAM (ĝis 256 Kbajtoj povas remapi laŭ instrukcio TCM RAM por kritikaj realtempaj instrukcioj) + 4 Kbajtoj da rezerva SRAM (havebla en la plej malalt-energiaj reĝimoj)
• Fleksebla ekstera memorregilo kun ĝis 16-bita datumbuso: SRAM, PSRAM, SDRAM/LPSDR SDRAM, NOR/NAND memoroj
• 2 x Okto-SPI-interfaco kun XiP
• 2 x SD/SDIO/MMC interfaco
• Startŝargilo
Grafikoj
• Chrom-ART Accelerator grafika aparatara akcelilo ebliganta plibonigitan grafikan uzantinterfacon por redukti CPU-ŝarĝon
• LCD-TFT-regilo subtenanta ĝis XGA-rezolucion
Horloĝo, rekomenciĝo kaj provizadministrado
• Aplikaĵa provizo de 1,62 V ĝis 3,6 V kaj I/O
• POR, PDR, PVD kaj BOR
• Dediĉita USB-potenco
• Enkonstruita LDO-reguligilo
• Internaj oscilatoroj: 64 MHz HSI, 48 MHz HSI48, 4 MHz CSI, 32 kHz LSI
• Eksteraj oscilatoroj: 4-50 MHz HSE, 32.768 kHz LSE
Malalta potenco
• Dormo, Halto kaj Atendado reĝimoj
• VBAT-provizo por RTC, 32×32-bitaj rezervaj registroj
Analoga
• 2×16-bita ADC, ĝis 3.6 MSPS en 16-bita: ĝis 18 kanaloj kaj 7.2 MSPS en duoble interplektita reĝimo
• 1 x 12-bita ADC, ĝis 5 MSPS en 12-bita, ĝis 12 kanaloj
• 2 x kompariloj
• 2 x operacia amplifilo GBW = 8 MHz
• 2× 12-bitaj D/A-konvertiloj