STM8S005K6T6C 8-bitaj mikroregiloj - MCU 8-bita MCU Valorlinio 16 MHz 32kb fulmmemoro
♠ Produkta Priskribo
Produkta Atributo | Atributa Valoro |
Fabrikisto: | STMicroelectronics |
Produkta Kategorio: | 8-bitaj mikroregiloj - MCU |
RoHS: | Detaloj |
Serio: | STM8S005K6 |
Munta Stilo: | SMD/SMT |
Pakaĵo / Kazo: | LQFP-32 |
Kerno: | STM8 |
Programmemora Grandeco: | 32 kB |
Larĝo de Datenbuso: | 8-bita |
ADC-Rezolucio: | 10 bitoj |
Maksimuma Horloĝa Frekvenco: | 16 MHz |
Nombro de enigoj/eligoj: | 25 Enigo/Eligo |
Grandeco de datuma RAM: | 2 kB |
Proviza Tensio - Min: | 2.95 Voltoj |
Proviza Tensio - Maks: | 5.5 V |
Minimuma Funkciiga Temperaturo: | - 40 °C |
Maksimuma Funkciiga Temperaturo: | + 85 °C |
Pakado: | Pleto |
Marko: | STMicroelectronics |
Datuma ROM-grandeco: | 128 B |
Tipo de datummemorilo: | EEPROM |
Interfaca Tipo: | I2C, SPI, UART |
Humideca Sentema: | Jes |
Nombro de ADC-Kanaloj: | 7 Kanalo |
Nombro de Tempigiloj/Nombriloj: | 3 Tempigilo |
Procesora Serio: | STM8S005 |
Produkta Tipo: | 8-bitaj mikroregiloj - MCU |
Programmemora Tipo: | Fulmo |
Fabrikpakaĵa Kvanto: | 1500 |
Subkategorio: | Mikroregiloj - MCU |
Unuopezo: | 0.028219 uncoj |
♠ Valorlinio, 16 MHz STM8S 8-bita MCU, 32-Kbajta fulmmemoro, datummemorilo EEPROM, 10-bita ADC, tempigiloj, UART, SPI, I²C
La 8-bitaj mikroregiloj STM8S005C6/K6 de la valorlinio ofertas 32 kilobajtojn da fulmmemoro, plus 128 bajtojn da datummemorilo EEPROM. Ili estas nomataj mezdensaj aparatoj en la referenca manlibro de la STM8S-familio de mikroregiloj (RM0016).
Ĉiuj aparatoj de la valorlinio STM8S005C6/K6 provizas la jenajn avantaĝojn: rendimenton, fortikecon, reduktitan sistemkoston kaj mallongajn evoluigajn ciklojn.
La funkciadon kaj fortikecon de la aparato garantias vera datummemorilo EEPROM, kiu subtenas ĝis 100 000 skribo-/forigo-ciklojn, progresinta kerno kaj flankaparatoj faritaj per pintnivela teknologio je horloĝfrekvenco de 16 MHz, fortikaj enigoj/eligoj, sendependaj gardohundoj kun aparta horloĝfonto, kaj horloĝa sekursistemo.
La sistemkosto estas reduktita danke al alta nivelo de sistemintegriĝo kun internaj horloĝoscilatoroj, gardohundo kaj rekomenciĝo post ĉesigo de tensikontrolo.
La komuna familia produkta arkitekturo kun kongrua pineliro, memormapo kaj modulaj flankaparatoj permesas aplikaĵan skaleblecon kaj reduktitajn evoluigajn ciklojn.
Ĉiuj produktoj funkcias de proviztensio de 2,95 V ĝis 5,5 V.
Plena dokumentado estas ofertita same kiel vasta elekto de programiloj.
Kerno
• Maks. fCPU: 16 MHz
• Altnivela STM8-kerno kun Harvard-arkitekturo kaj 3-ŝtupa duktosistemo
• Plilongigita instrukciaro
Memoroj
• Mezdensa fulmo/EEPROM
– Programmemoro: 32 Kbajtoj da fulmmemoro; datenkonservo 20 jarojn je 55 °C post 100 cikloj
– Datummemoro: 128 bajtoj da veraj datumoj EEPROM; eltenivo ĝis 100 k skribo/forigocikloj
• RAM: 2 Kbajtoj
Horloĝo, rekomenciĝo kaj provizadministrado
• 2,95 V ĝis 5,5 funkciiga tensio
• Fleksebla horloĝregado, 4 ĉefaj horloĝfontoj
– Malalt-potenca kristala resonatoroscilatoro
– Ekstera horloĝa enigo
– Interna, uzanto-alĝustigebla 16 MHz RC
– Interna malalt-potenca 128 kHz RC
• Horloĝa sekursistemo kun horloĝmonitoro
• Potenco-administrado
– Malalt-energiaj reĝimoj (atendo, aktiva-halto, halto)
– Malŝalti flankaparatajn horloĝojn individue
– Konstante aktiva, malalt-konsuma rekomencigo dum ŝaltado kaj malŝaltado
Interrompa administrado
• Nestita interrompa regilo kun 32 interrompoj
• Ĝis 37 eksteraj interrompoj sur 6 vektoroj
Tempigiloj
• 2x 16-bitaj ĝeneraluzeblaj tempigiloj, kun 2+3 CAPCOM-kanaloj (IC, OC aŭ PWM)
• Altnivela kontroltempilo: 16-bita, 4 CAPCOM-kanaloj, 3 komplementaj eligoj, enmeto de morta tempo kaj fleksebla sinkronigado
• 8-bita baza tempigilo kun 8-bita antaŭskalilo
• Aŭtomata vektempilo
• Fenestraj kaj sendependaj gardohundaj tempigiloj
Komunikadaj interfacoj
• UART kun horloĝa eligo por sinkrona operacio, SmartCard, IrDA, LIN
• SPI-interfaco ĝis 8 Mbit/s
• I2C-interfaco ĝis 400 Kbit/s
Analoga al cifereca konvertilo (ADC)
• 10-bita ADC, ± 1 LSB ADC kun ĝis 10 multipleksitaj kanaloj, skanadreĝimo kaj analoga gardohundo
Enigoj/Eligoj
• Ĝis 38 enigoj/eligoj en 48-pingla pakaĵo inkluzive de 16 alt-sinkaj eligoj
• Tre fortika I/O-dezajno, imuna kontraŭ kurenta injekto
Evoluiga subteno
• Enkonstruita unu-drata interfaca modulo (SWIM) por rapida surĉipa programado kaj netrudema sencimigado