TMS320LF2406APZA Ciferecaj Signalprocesoroj kaj Regiloj DSP DSC 16Bit Fixed-Pt DSP kun Flash
♠ Produkta Priskribo
Produkta Atributo | Atributa Valoro |
Fabrikisto: | Texas Instruments |
Produkta Kategorio: | Ciferecaj Signalaj Procesoroj & Regiloj - DSP, DSC |
RoHS: | Detaloj |
Produkto: | DSCoj |
Serio: | TMS320LF2406A |
Komercnomo: | C2000 |
Monta Stilo: | SMD/SMT |
Pako/Kazo: | LQFP-100 |
Kerno: | C24x |
Nombro da Kernoj: | 1 Kerno |
Maksimuma Horloĝa Frekvenco: | 40 MHz |
L1 Kaŝmemoro pri instrukcio: | - |
L1 Kaŝmemoro da datumoj: | - |
Programa Memorgrandeco: | 64 kB |
Datuma RAM Grandeco: | 5 kB |
Funkcia Proviza Tensio: | 3.3 V |
Minimuma Operacia Temperaturo: | - 40 C |
Maksimuma Funkcia Temperaturo: | + 85 C |
Pakado: | Pleto |
Marko: | Texas Instruments |
Larĝo de Datuma Buso: | 16 bitoj |
I/O-tensio: | 3.3 V, 5 V |
Instrukcia Tipo: | Fiksa Punkto |
Sentema al humideco: | Jes |
Produkta Tipo: | DSP - Ciferecaj Signalaj Procesoroj & Regiloj |
Fabrika Pako Kvanto: | 90 |
Subkategorio: | Enkorpigitaj Procesoroj & Regiloj |
Parto # Kaŝnomo: | DHDLF2406APZA TMS320LF2406APZAG4 |
Unueca pezo: | 0.022420 oz |
Alt-Efikeca Statika CMOS-Teknologio
− 25-ns Instrukcia Ciklotempo (40 MHz)
− 40-MIPS Agado
− Malaltpotenca 3.3-V Dezajno
Surbaze de TMS320C2xx DSP CPU Kerno
− Kodo-Kongrua Kun F243/F241/C242
− Instrukcia Aro kaj Modulo Kongrua Kun F240
Aparato Opcioj de Flash (LF) kaj ROM (LC).
− LF240xA: LF2407A, LF2406A, LF2403A, LF2402A
− LC240xA: LC2406A, LC2404A, LC2403A, LC2402A
Sur-blata Memoro
− Ĝis 32K Vortoj x 16 Bitoj de Flash EEPROM (4 Sektoroj) aŭ ROM
− Programebla "Kodo-Sekureco" Karakterizaĵo por la Sur-blato Flash/ROM
− Ĝis 2.5K Vortoj x 16 Bitoj da Datumoj/Programa RAM
− 544 Vortoj de Dualira RAM
− Ĝis 2K Vortoj de Unu-Alira RAM
Lanĉa ROM (LF240xA-aparatoj)
− SCI/SPI Bootloader
Ĝis Du Event-Manager (EV) Moduloj (EVA kaj EVB), Ĉiu Inkluzivas:
− Du 16-Bitaj Ĝeneraluzeblaj Temporiziloj
− Ok 16-Bitaj Pulso-Larĝa Modulado (PWM) Kanaloj Kiuj Ebligas:
− Trifaza Invetila Kontrolo
− Centra- aŭ Rando-Alineado de PWM-Kanaloj
− Kriza PWM-Ĉaltigo de Kanalo Kun Ekstera PDPINTx Pinglo
− Programebla Morta Bando (Deadtime) Malhelpas Paf-Trafaŭltojn
− Tri Kaptaj Unuoj por Tempo-Stampido de Eksteraj Eventoj
− Eniga Kvalifikilo por Elektitaj Stiftoj
− Sur-blato Pozicia Kodilo Interfaco Circuitry
− Sinkronigita A-al-D-Konvertiĝo
− Desegnita por AC-Indukto, BLDC, Ŝanĝita Malemo kaj Paŝa Motora Kontrolo
− Aplika por Multoblaj Motoroj kaj/aŭ Konvertilo-Kontrolo
Ekstera Memorinterfaco (LF2407A)
− 192K Vortoj x 16 Bitoj da Totala Memoro: 64K Programo, 64K Datenoj, 64K I/O
Watchhundo (WD) Timer Modulo
10-Bita Analog-al-Cifereca Konvertilo (ADC)
− 8 aŭ 16 Multipleksaj Enirkanaloj
− 500-ns MIN Konverta Tempo
− Elekteblaj Ĝemelaj 8-Ŝtataj Sekvenciloj Ekigitaj de Du Eventaj Administrantoj
Regila Area reto (POVAS) 2.0B Modulo (LF2407A, 2406A, 2403A)
Seria Komunikada Interfaco (SCI)
16-bita Seria Perifera Interfaco (SPI) (LF2407A, 2406A, LC2404A, 2403A)
Phase-Locked-Loop (PLL)-Bazita Horloĝa Generacio
Ĝis 40 Individue Programeblaj, Multipleksaj Ĝeneraluzeblaj Enigo/Eligo (GPIO) Stiftoj
Ĝis Kvin Eksteraj Interrompoj (Potenca Drive Protekto, Restarigi, Du Maskeblaj Interrompoj)
Potenca Administrado:
− Tri Power-Down-Reĝimoj
− Kapablo Malŝalti Ĉiu Ekstercentral Sendepende
Realtempa JTAG-Konforma Skan-Bazita Emulado, IEEE Normo 1149.1† (JTAG)
Evoluaj Iloj inkluzivas:
− Texas Instruments (TI) ANSI C Kompililo, Assembler/Linker, kaj Code Composer Studio Erarserĉilo
− Taksaj Moduloj
− Skanado-Bazita Mem-Emulado (XDS510)
− Larĝa Subteno pri Cifereca Motora Kontrolo de Triaj Partioj
Pakaj Opcioj
− 144-stifta LQFP PGE (LF2407A)
− 100-stifta LQFP PZ (2406A, LC2404A)
− 64-Stifta TQFP PAG (LF2403A, LC2403A, LC2402A)
− 64-stifta QFP PG (2402A)
Plilongigitaj Temperaraj Opcioj (A kaj S)
− A: − 40°C ĝis 85°C
− S: − 40°C ĝis 125°C