AT91SAM7X256C-AU Mikrokontroliloj ARM - MCU LQFP GRN IND TMP MRL C

Mallonga priskribo:

Fabrikistoj: Microchip Technology

Produkta Kategorio: Enigita - Mikroregiloj

Datumpaĝo:AT91SAM7X256C-AU

Priskribo: IC MCU 32BIT 256KB FLASH 100LQFP

RoHS-statuso: RoHS Konforme


Produkta Detalo

Trajtoj

Produktaj Etikedoj

♠ Produkta Priskribo

Atributo de la produkto Valoro de atributo
Produktanto: Mikroĉipo
Kategorio de produkto: Mikrokontroliloj ARM - MCU
RoHS: Detaloj
Serio: SAM7X/XC
Stilo de muntado: SMD/SMT
Paquete / Cubierta: LQFP-100
Nukleo: ARM7TDMI
Grandeco de memoro de programo: 256 kB
Anĉo de buso de datumoj: 32 bitoj
Rezolucio de konvertilo de analoga signalo al cifereca (ADC): 10 bitoj
Maksimuma ofteco de horloĝo: 20 MHz
Nombro de eniroj / eliroj: 62 I/O
Grandeco de RAM de Datumoj: 64 kB
Voltaje de alimentación - Mín.: 1,65 V
Voltaje de alimentación - Máx.: 1,95 V
Labortemperaturo minimuma: - 40 C
Labortemperaturo maksimuma: + 85 C
Empakita: Pleto
Voltaje de provizo analoga: 3.3 V
Marko: Microchip Technology / Atmel
Voltaje de eniro / eliro: 3.3 V
Tipo de interfaco: SPI
Sensibles a la humedad: Jes
Kanto de temporizadores/kontadores: 1 Temporizilo
Serio de procesoroj: SAM7X256
Tipo de produkto: ARM Mikroregiloj - MCU
Tipo de memoro de programo: Ekbrilo
Kvanto de empaque de fabriko: 90
Subkategorio: Mikroregiloj - MCU
Pezo de la unuo: 0.046530 oz

♠ SAM7X512 / SAM7X256 / SAM7X128

La Atmel SAM7X512/256/128 estas tre integra Flash-mikroregilo bazita sur la 32-bita ARM® RISC-procesoro.Ĝi havas 512/256/128 Kbajtojn da altrapida Flash kaj 128/64/32 Kbajtojn da SRAM, grandan aron de ekstercentraj, inkluzive de 802.3 Ethernet MAC, kaj CAN-regilon.Kompleta aro de sistemaj funkcioj minimumigas la nombron da eksteraj komponentoj.

La integriĝinta Flash-memoro povas esti programita en-sistemo per la JTAG-ICE-interfaco aŭ per paralela interfaco sur produktadprogramisto antaŭ muntado.Enkonstruitaj serurbitoj kaj sekurecpeco protektas la firmvaro kontraŭ hazarda anstataŭigo kaj konservas ĝian konfidencon

La sistema regilo SAM7X512/256/128 inkluzivas rekomencigitan regilon kapablan administri la ŝaltitan sekvencon de la mikroregilo kaj la kompleta sistemo.Ĝusta aparato-funkciado povas esti monitorita per enkonstruita malfluo-detektilo kaj gardohundo forkuranta integran RC-oscilatoron.

Kombinante la ARM7TDMI®-procesoron kun sur-blato Flash kaj SRAM, kaj larĝan gamon de ekstercentraj funkcioj, inkluzive de USART, SPI, CAN-regilo, Ethernet MAC, Timer Counter, RTT kaj analog-al-ciferecaj konvertiloj sur monolita blato, la SAM7X512/256/128 estas potenca aparato, kiu provizas flekseblan, kostefikan solvon al multaj enigitaj kontrolaj aplikoj, kiuj postulas komunikadon per Ethernet, kablaj CAN kaj ZigBee® sendrataj retoj.


  • Antaŭa:
  • Sekva:

  •  Enkorpigas la ARM7TDMI ARM Thumb®-Procesoron

     Alt-efikeca 32-bita RISC-Arkitekturo

     Alt-denseca 16-bita Instrukcia Aro

     Gvidanto en MIPS/Watt

     EmbeddedICE™ En-cirkvita Emulado, Sencimiga Komunikado-Kana Subteno

     Interna Altrapida Ekbrilo

     512 Kbajtoj (SAM7X512) Organizita en Du Bankoj de 1024 Paĝoj de 256 Bajtoj (Duobla Ebeno)

     256 Kbajtoj (SAM7X256) Organizita en 1024 Paĝoj de 256 Bajtoj (Ununura Ebeno)

     128 Kbajtoj (SAM7X128) Organizita en 512 Paĝoj de 256 Bajtoj (Ununura Ebeno)

     Unucikla Aliro je Ĝis 30 MHz en Plej Malbonaj Kondiĉoj

     Prefetch Buffer Optimizing Thumb Instruction Execution ĉe Maksimuma Rapido

     Tempo de Programado de Paĝoj: 6 ms, Inkluzive de Aŭtomata Forigo de Paĝo, Plena Tempo de Forigo: 15 ms

     10,000 Skribaj cikloj, 10-jara Datuma Retenado Kapablo, Sektora Ŝlosilo Kapabloj, Flash Security Bit

     Rapida Flash-Programa Interfaco por Alta Volumena Produktado

     Interna Altrapida SRAM, Unucikla Aliro ĉe Maksimuma Rapido

     128 Kbajtoj (SAM7X512)

     64 Kbajtoj (SAM7X256)

     32 Kbajtoj (SAM7X128)

     Memorregilo (MC)

     Enigita Flash-Regilo, Abort Statuso kaj Misalign Detekto

     Restarigi regilon (RSTC)

     Surbaze de Power-on Restarigi Ĉeloj kaj Malaltpotenca Fabrik-kalibrita Malprogresiĝa Detektilo

     Provizas Eksteran Restarigi Signal-Formon kaj Restarigi Fontan Statuson

     Horloĝa Generatoro (CKGR)

     Malaltpotenca RC Oscilatoro, 3 ĝis 20 MHz Sur-blata Oscilatoro kaj unu PLL

     Potenca Administrada Regilo (PMC)

     Potencaj Optimumigoj, Inkluzive de Malrapida Horloĝa Reĝimo (Malsupren ĝis 500 Hz) kaj Neaktiva Reĝimo

     Kvar Programeblaj Eksteraj Horloĝaj Signaloj

     Altnivela Interruptregilo (AIC)

     Individue Maskeblaj, Ok-nivelaj Prioritataj, Vektoritaj Interrompaj Fontoj

     Du Eksteraj Interrompaj Fontoj kaj Unu Rapida Interrompa Fonto, Protektita por Malpura Interrompo

    Sencimiga Unuo (DBGU)

     2-drata UART kaj Subteno por Sencimiga Komunika Kanalo-interrompo, Programebla ICE-Aliro-Preventado

     Reĝimo por Ĝenerala Celo 2-drata UART Seria Komunikado

     Perioda Intervala Temporigilo (PIT)

     20-bita Programebla Nombrilo plus 12-bita Intervala Nombrilo

     Fenestra Gardhundo (WDT)

     12-bita ŝlosilprotektita Programebla Nombrilo

     Provizas Restarigi aŭ Interrompi Signalojn al la Sistemo

     Nombrilo Povas Esti Haltita Dum la Procesoro estas en Sencimiga Ŝtato aŭ en Neaktiva Reĝimo

     Realtempa Temporizilo (RTT)

     32-bita Senpaga Nombrilo kun Alarmo

     Ekfunkciigas la Internan RC-Oscilatoron

     Du Paralelaj Enigo/Eligaj Regiloj (PIO)

     Sesdek du Programeblaj I/O-Linioj Multeksitaj kun ĝis Du Ekstercentraj I/O-oj

     Eniga Ŝanĝo-Interrompa Kapablo sur Ĉiu I/O-Linio

     Individue Programebla Malferma drenilo, Pull-supren Rezisto kaj Sinkrona Eligo

     Dek tri Ekstercentraj DMA-Regilo (PDC) Kanaloj

     Unu USB 2.0 Plena Rapido (12 Mbits sekundo) Aparato Haveno

     Sur-blata Dissendilo, 1352-bajtaj Agordigeblaj Integraj FIFOoj

     Unu Ethernet MAC 10/100 bazo-T

     Media Sendependa Interfaco (MII) aŭ Reduced Media Independent Interface (RMII)

     Integritaj 28-bajtaj FIFO-oj kaj Diligentaj DMA-Kanaloj por Transsendo kaj Ricevo

     Unu Parto 2.0A kaj Parto 2.0B Konforma CAN Regilo

     Ok Plene programeblaj Mesaĝaj Objektaj Leterkestoj, 16-bita Tempostampilo-Nombrilo

     Unu Sinkrona Seria Regilo (SSC)

     Sendependaj Horloĝo kaj Kadra Sinkronigaj Signaloj por Ĉiu Ricevilo kaj Dissendilo

     Subteno pri Analoga Interfaco I²S, Multeksa Subteno pri Time Division

     Altrapidaj Daŭraj Datumfluaj Kapabloj kun 32-bita Datuma Transdono

     Du Universalaj Sinkronaj/Nesinkronaj Ricevilaj Dissendiloj (USART)

     Individua Baud Rate Generator, IrDA® Infraruĝa Modulado/Demodulado

     Subteno por ISO7816 T0/T1 Smart Card, Aparataro Manpremado, RS485 Subteno

     Plena Modemlinia Subteno sur USART1

     Du Majstro/Sklavo Seriaj Periferiaj Interfacoj (SPI)

     8- ĝis 16-bita Programebla Datuma Longo, Kvar Eksteraj Ekstercentraj Pecetoj Elektoj

     Unu Tri-kanala 16-bita Tempigilo/Nombrilo (TC)

     Tri Eksteraj Horloĝaj Enigoj, Du Multcelaj I/O-Stiftoj per Kanalo

     Duobla PWM-Generacio, Kapto/Ondoforma Reĝimo, Supre/Malsupren Kapablo

     Unu Kvarkanala 16-bita Potenca Larĝa Modulada Regilo (PWMC)

     Unu Dudrata Interfaco (TWI)

     Nur Subteno de Majstra Reĝimo, Ĉiuj Dudrataj Atmel-EEPROM-oj kaj Kongruaj Aparatoj I2 C Subtenataj

     Unu 8-kanala 10-bita Analog-al-Cifereca Konvertilo, Kvar Kanaloj Multeksitaj kun Cifereca I/Os

     SAM-BA® Boot Assistance

     Defaŭlta Lanĉa programo

     Interfaco kun Grafika Uzantinterfaco de SAM-BA

     IEEE® 1149.1 JTAG Boundary Scan sur Ĉiuj Ciferecaj Stiftoj

     5V-toleremaj I/Oj, Inkluzive de Kvar Altkurantaj Drive I/O-linioj, Ĝis 16 mA Ĉiu

     Elektroprovizoj  Enigita 1.8V Reguligilo, Desegnante ĝis 100 mA por la Kerno kaj Eksteraj Komponentoj

     3.3V VDDIO I/O-Linioj Elektroprovizo, Sendependa 3.3V VDDFLASH-Fulma Elektroprovizo

     1.8V VDDCORE Kerna Elektroprovizo kun Malpleniĝo-Detektilo

     Plene Statika Operacio: Ĝis 55 MHz ĉe 1.65V kaj 85°C Plej malbonaj Kondiĉoj

     Havebla en 100-plumbo LQFP Verda kaj 100-pilkaj TFBGA Verdaj Pakoj

    Rilataj Produktoj