STM8S207CBT6 8-bitaj Mikroregiloj - MCU Performance Line, 24 MHz STM8S 8-bita MCU

Mallonga priskribo:

Produktantoj: STMicroelectronics
Produkta Kategorio:8-bitaj Mikroregiloj - MCU
Datumpaĝo:STM8S207CBT6
Priskribo: Mikroregiloj - MCU
RoHS-statuso: RoHS Konforme


Produkta Detalo

Trajtoj

Produktaj Etikedoj

♠ Produkta Priskribo

Produkta Atributo Atributa Valoro
Fabrikisto: STMicroelectronics
Produkta Kategorio: 8-bitaj Mikroregiloj - MCU
RoHS: Detaloj
Serio: STM8S207CB
Monta Stilo: SMD/SMT
Pako/Kazo: LQFP-48
Kerno: STM8
Programa Memorgrandeco: 128 kB
Larĝo de Datuma Buso: 8 bitoj
ADC Rezolucio: 10 bitoj
Maksimuma Horloĝa Frekvenco: 24 MHz
Nombro da I/Oj: 38 I/O
Datuma RAM Grandeco: 6 kB
Provizo-tensio - Min: 2,95 V
Proviza Tensio - Maksimuma: 5,5 V
Minimuma Operacia Temperaturo: - 40 C
Maksimuma Funkcia Temperaturo: + 85 C
Pakado: Pleto
Marko: STMicroelectronics
Alteco: 1,4 mm
Interfaco Tipo: POVAS, I2C, SPI, UART
Longo: 7 mm
Sentema al humideco: Jes
Nombro de ADC-Kanaloj: 10 Kanalo
Nombro da Temporiziloj/Nombriloj: 6 Temporizilo
Serio de procesoroj: STM8S20x
Produkta Tipo: 8-bitaj Mikroregiloj - MCU
Tipo de Programa Memoro: EEPROM
Fabrika Pako Kvanto: 1500
Subkategorio: Mikroregiloj - MCU
Larĝo: 7 mm
Unueca pezo: 0.006409 oz

♠ Efikeclinio, 24 MHz STM8S 8-bita MCU, ĝis 128 KB Flash, integra EEPROM, 10-bita ADC, tempigiloj, 2 UARToj, SPI, I²C, CAN

La STM8S20xxx-efikeclinio 8-bita mikroregiloj ofertas de 32 ĝis 128 Kbajtoj Flash-programa memoro.Ili estas referitaj kiel alt-densecaj aparatoj en la referenca manlibro de la familio de mikroregiloj STM8S.

Ĉiuj STM8S20xxx-aparatoj provizas la sekvajn avantaĝojn: reduktita sistemkosto, agado-forteco, mallongaj evolucikloj kaj produkta longviveco.

La sistemkosto estas reduktita danke al integra vera datuma EEPROM por ĝis 300 k skriba/forviŝaj cikloj kaj alta sistema integriĝonivelo kun internaj horloĝaj oscilatoroj, gardohundo kaj bruna rekomencigita.

La agado de la aparato estas certigita de 20 MIPS ĉe 24 MHz de CPU-horloĝfrekvenco kaj plifortigitaj karakterizaĵoj, kiuj inkluzivas fortikan I/O, sendependajn gardohundojn (kun aparta horloĝfonto), kaj horloĝan sekursistemon.

Mallongaj evolucikloj estas garantiitaj pro aplika skaleblo tra komuna familia produkto-arkitekturo kun kongrua pinout, memormapo kaj modulaj ekstercentraj.Plena dokumentaro estas ofertita kun larĝa elekto de evoluiloj.

Produkta longviveco estas certigita en la STM8S-familio danke al ilia altnivela kerno, kiu estas farita en pintnivela teknologio por aplikoj kun 2.95 V ĝis 5.5 V operacia provizo.


  • Antaŭa:
  • Sekva:

  • ■ Kerno

    - Maksimuma fCPU: ĝis 24 MHz, 0 atendŝtatoj @ fCPU ≤16 MHz

    - Altnivela STM8-kerno kun Harvard-arkitekturo kaj 3-etapa dukto

    – Plilongigita instrukcio

    - Maksimumo 20 MIPS @ 24 MHz

    ■ Memoroj

    – Programo: ĝis 128 Kbajtoj Flash;reteno de datumoj 20 jarojn je 55 °C post 10 kcikloj

    – Datumoj: ĝis 2 Kbajtoj veraj datumoj EEPROM;eltenivo 300 kcikloj

    – RAM: ĝis 6 Kbajtoj

    ■ Horloĝo, rekomencigita kaj provizo-administrado

    – 2,95 ĝis 5,5 V funkcia tensio

    – Malalta potenco kristala resonator oscilatoro

    - Enigo de ekstera horloĝo

    - Interna, uzant-tondebla 16 MHz RC

    - Interna malalta potenco 128 kHz RC

    - Sekureca sistemo de horloĝo kun horloĝa monitoro

    - Atendu, aktiva-haltu kaj haltigu malaltajn potencajn reĝimojn

    – Ekstercentraj horloĝoj malŝaltitaj individue

    - Konstante aktiva, malaltkonsuma ŝaltado kaj malŝalto rekomencigita

    ■ Interrompi administradon

    - Enigita interrompa regilo kun 32 interrompoj

    – Ĝis 37 eksteraj interrompoj sur 6 vektoroj

    ■ Temporiziloj

    - 2x 16-bitaj ĝeneraluzeblaj tempigiloj, kun 2+3 CAPCOM-kanaloj (IC, OC aŭ PWM)

    - Altnivela kontrola tempigilo: 16-bita, 4 CAPCOM-kanaloj, 3 komplementaj eliroj, sentempa enmeto kaj fleksebla sinkronigo

    - 8-bita baza tempigilo kun 8-bita antaŭskalilo

    - Aŭtomata vekiĝa temporizilo

    – Fenestra gardhundo, sendependa gardhundo

    ■ Komunikadaj interfacoj

    - Alta rapideco 1 Mbit/s aktiva beCAN 2.0B

    – UART kun horloĝa eligo por sinkrona operacio – LIN-majstra reĝimo

    - UART kun LIN 2.1 konforma, majstra/sklava reĝimoj kaj aŭtomata resinkronigo

    - SPI-interfaco ĝis 10 Mbit/s

    - I2C-interfaco ĝis 400 Kbit/s

    ■ 10-bita ADC kun ĝis 16 kanaloj

    ■ I/Oj

    - Ĝis 68 I/Oj sur 80-stifta pakaĵo inkluzive de 18 altaj lavujproduktaĵoj '

    - Tre fortika I/O-dezajno, imuna kontraŭ nuna injekto

    – Disvolva subteno

    - Ununura drata interfaco-modulo (SWIM) kaj sencimiga modulo (DM)

    ■ 96-bita unika ID-ŝlosilo por ĉiu aparato

    Rilataj Produktoj